Формальные языки


Построение восходящих преобразователей - часть 7


                      9.   |--                h0 S P Q       С7                  aa + a -

                    10.  |--                h0 S P Q R5       С5             aa + a -

                   11.  |--                h0 S PR3            С3            aa + a -

                    12.  |--                h0 S R1              С1             aa + a -

                    13.  |--                h0  I0                  Д                    aa + a -

    Приведенная последовательность конфигураций показывает,  что выходная цепочка формируется при выполнении операций СД2,  СД4  и СД6 соответственно на 2, 5 и 8 шаге.

 

Пред.Страница  След.Страница Раздел  Содержание

 




- Начало -  - Назад -